FPGA配置位流文件的AES加解密保护系统 - 2009四川省电子学会半导体与集成技术专委会学术年会.pdf

8 0
2026-1-11 09:55 | 查看全部 阅读模式

会议论文《FPGA配置位流文件的AES加解密保护系统》介绍了针对FPGA配置位流文件的安全保护方法。该系统采用AES算法对位流文件进行加密和解密,有效防止了知识产权的泄露和非法篡改。研究提出了在FPGA开发流程中嵌入加密机制的方案,确保配置数据在传输和存储过程中的安全性。该成果对于提升FPGA应用的安全性具有重要意义。

文档为pdf格式,0.43MB,总共5页。

FPGA配置位流文件的AES加解密保护系统 - 2009四川省电子学会半导体与集成技术专委会学术年会
文件大小:
440.32 KB
高速下载
2026 资料下载 联系邮件:1991591830#qq.com 浙ICP备2024084428号-1