基于串联谐振原理的高压电抗器局部放电试验的电路设计 - 中国高等学校电力系统及其自动化专业第二十五届学术年会.pdf

8 0
2026-1-11 15:24 | 查看全部 阅读模式

本文介绍了基于串联谐振原理的高压电抗器局部放电试验的电路设计。通过分析串联谐振特性,优化了试验回路参数,提高了测试效率与准确性。该设计有效降低了试验电压,保障了设备与人员安全,为电力系统设备的可靠性评估提供了可靠依据。

文档为pdf格式,0.24MB,总共4页。

基于串联谐振原理的高压电抗器局部放电试验的电路设计 - 中国高等学校电力系统及其自动化专业第二十五届学术年会
文件大小:
245.76 KB
高速下载
2026 资料下载 联系邮件:1991591830#qq.com 浙ICP备2024084428号-1