返回列表 发布新帖

基于FPGA的多通道高速数据采集系统设计

10 0
admin 发表于 2024-12-14 12:47 | 查看全部 阅读模式

文档名:基于FPGA的多通道高速数据采集系统设计
摘要:为满足宽带中频接收机能实现多通道、高速同步采集的需求,提出一种基于FPGA的多通道高速数据采集系统设计方案.系统采用Vertix7系列FPGA芯片作为主控芯片,通过SPI接口同时对4片宽带中频接收器AD6674进行控制,实现8路模拟信号的采集,并通过JESD204B协议完成8路数据的实时接收;AD输入前端采用无源的方式,将模拟输入的单端信号转成差分信号,抑制无用的宽带噪声.系统中采用时钟同步芯片AD9549、时钟扇形缓存器ADCLK950等解决系统内部时钟抖动以及多通道同步问题,为保证多通道同步数据的采集传输提供了解决办法.对整个系统进行功能测试,验证了方案的可行性.

作者:李明华   李学华   李镇江   邱国星 Author:LIMinghua   LIXuehua   LIZhenjiang   QIUGuoxing
作者单位:成都信息工程大学电子工程学院,四川成都610225中国电子科技集团有限公司第十研究所,四川成都610036
刊名:成都信息工程大学学报 ISTIC
Journal:JournalofChengduUniversityOfInformationTechnology
年,卷(期):2023, 38(2)
分类号:TN432
关键词:宽带A/D  JESD204B  多通道  时钟同步  
机标分类号:TN919.3TP274TN431.2
在线出版日期:2023年4月24日
基金项目:国家自然科学基金,四川省自然科学基金资助项目基于FPGA的多通道高速数据采集系统设计[
期刊论文]  成都信息工程大学学报--2023, 38(2)李明华  李学华  李镇江  邱国星为满足宽带中频接收机能实现多通道、高速同步采集的需求,提出一种基于FPGA的多通道高速数据采集系统设计方案.系统采用Vertix7系列FPGA芯片作为主控芯片,通过SPI接口同时对4片宽带中频接收器AD6674进行控制,实现...参考文献和引证文献
参考文献
引证文献
本文读者也读过
相似文献
相关博文

        基于FPGA的多通道高速数据采集系统设计  Design of Multi-channel High-speed Data Acquisition System based on FPGA

基于FPGA的多通道高速数据采集系统设计.pdf
2024-12-14 12:47 上传
文件大小:
1.13 MB
下载次数:
60
高速下载
【温馨提示】 您好!以下是下载说明,请您仔细阅读:
1、推荐使用360安全浏览器访问本站,选择您所需的PDF文档,点击页面下方“本地下载”按钮。
2、耐心等待两秒钟,系统将自动开始下载,本站文件均为高速下载。
3、下载完成后,请查看您浏览器的下载文件夹,找到对应的PDF文件。
4、使用PDF阅读器打开文档,开始阅读学习。
5、使用过程中遇到问题,请联系QQ客服。

本站提供的所有PDF文档、软件、资料等均为网友上传或网络收集,仅供学习和研究使用,不得用于任何商业用途。
本站尊重知识产权,若本站内容侵犯了您的权益,请及时通知我们,我们将尽快予以删除。
  • 手机访问
    微信扫一扫
  • 联系QQ客服
    QQ扫一扫
2022-2025 新资汇 - 参考资料免费下载网站 最近更新浙ICP备2024084428号-1
关灯 返回顶部
快速回复 返回顶部 返回列表