文档名:一种基于查找表的DDR时序仿真评估方法
DDR广泛应用于电子通信系统的内存总线设计中.精确的DDR全链路时序仿真耗时很多,而快速的估算方法存在较大误差.为解决以上问题,本文提出一种基于查找表的DDR时序及延时偏斜仿真评估方法,通过预先对各种信号传输部件进行时序仿真,得到信号线单位长度延时查找表,在时序仿真时只需确定各个信号线子段的延时物理特性类型及线长,即可通过查表得到信号的延时及偏斜.该方法能够简单快速地对包括芯片封装和PCB上的DDR信号延时和偏斜进行仿真评估,为DDR信号设计提供快速、准确的时序评估和设计参考.
作者:孙岩曹跃胜罗靖黎铁军
作者单位:湖南长沙国防科技大学计算机学院410073
母体文献:第二十届计算机工程与工艺年会暨第六届微处理器技术论坛论文集
会议名称:第二十届计算机工程与工艺年会暨第六届微处理器技术论坛
会议时间:2016年8月10日
会议地点:西安
主办单位:中国计算机学会
语种:chi
分类号:TP3TN9
关键词:双倍速率同步动态随机存储器 时序评估 建模仿真 查找表
在线出版日期:2017年10月24日
基金项目:
相似文献
相关博文
- 文件大小:
- 325.31 KB
- 下载次数:
- 60
-
高速下载
|
|