文档名:基于自主平台的高密度板载内存设计与优化
内存是计算系统的关键部件,访存性能直接影响到整个系统的性能.目前主流的内存接口大多采用DDR3并行总线接口,数据率达到1600Mbps甚至更高,对设计带来很大的挑战.本文提出了一套基于自主平台高密度板载内存的约束规则,并根据该规则设计了一款基于FT1500A微处理器的板载内存产品.通过精细的布局布线设计,达到了很高的集成密度;通过规则控制和时序仿真优化,解决了DDR3在较高速率时不能稳定工作的问题;通过实际测试,对系统的功能和性能进行验证.实测表明,依据此约束规则设计的高密度板载内存成功实现了1600Mbps的访存速率.
作者:叶操黎铁军孙岩刘勇辉李晋文
作者单位:湖南长沙国防科学技术大学计算机学院410073
母体文献:第十九届计算机工程与工艺年会暨第五届微处理器技术论坛论文集
会议名称:第十九届计算机工程与工艺年会暨第五届微处理器技术论坛
会议时间:2015年8月6日
会议地点:哈尔滨
主办单位:中国计算机学会
语种:chi
分类号:D41TP3
关键词:板载内存 结构设计 约束规则 时序仿真
在线出版日期:2018年7月24日
基金项目:
相似文献
相关博文
- 文件大小:
- 3.21 MB
- 下载次数:
- 60
-
高速下载
|
|