PCIExpress交换架构互连规模的限制因素.pdf
随着总线技术的不断发展,PCIExpress(PCIe)总线因具有高速率和高带宽等特点,已广泛应用于各类计算机系统中.在数据中心和高性能计算领域,PCIe总线可以作为互连网络子系统来连接处理器子系统和输入/输出子系统.假设一个PCIe交换架构最多可容纳M个主机和N个端点设备,则PCIe交换架构大小为M×N.本文主要分析PCIe交换架构中对其互连规模的限制因素,并结合现有扩展M和N的方法,从理论上总结不同场景中其互连规模可以达到的最大规模.
作者:师凯王克非董德尊杜记伟
作者单位:湖南省长沙市开福区三一大道国防科学技术大学计算机学院410073
母体文献:第二十届计算机工程与工艺年会暨第六届微处理器技术论坛论文集
会议名称:第二十届计算机工程与工艺年会暨第六届微处理器技术论坛
会议时间:2016年8月10日
会议地点:西安
主办单位:中国计算机学会
语种:chi
分类号:TN9TP3
关键词:计算机系统 PCIExpress总线 交换架构 互连规模
在线出版日期:2017年10月24日
基金项目:
相似文献
相关博文
- 文件大小:
- 872.41 KB
- 下载次数:
- 60
-
高速下载
|
|