文档名:基于IEEE802.1AS的多跳时钟同步算法与系统实现
摘要:针对现有IEEE802.1AS协议中单一主时钟无法保障多跳网络下高精度同步的问题,提出一种基于多属性决策的冗余时钟同步方法.首先,基于链路拥塞程度、节点拓扑属性和时钟源质量系数对时钟属性值进行建模;其次,采用多属性决策算法选取最佳主时钟并生成冗余时钟序列表;最后,利用FPGA(FieldProgrammableGateArray)平台设计并实现冗余时钟同步系统,同时搭建真实网络环境对所提方法进行测试.结果表明,相较于现有方法,时钟同步精度提升了68%,主时钟失效后重新同步所需收敛时间减小了60%.
Abstract:AimingattheproblemthatasinglemasterclockintheexistingIEEE802.1ASprotocolcannotguaranteethehighprecisionofclocksynchronizationinmulti-hopnetwork,aredundantclocksynchronizationmethodbasedonmulti-attributedecision-makingisproposed.Firstly,theclockattributevalueismodeledbasedonthelinkcongestiondegree,to-pologyattributeofnodeandclocksourcequalityfactor.Secondly,themulti-attributedecision-makingalgorithmisusedtoselectthebestmasterclockandgeneratearedundantclocksequencetable;Finally,theredundantclocksynchronizationsys-temisdesignedandimplementedonfieldprogrammablegatearray(FPGA)platform,andarealnetworkenvironmentisconstructedtotesttheproposedmethod.Theresultsshowthat,comparedwiththeexistingmethods,theclocksynchroniza-tionaccuracyisimprovedby68%,andtheconvergencetimerequiredforresynchronizationaftermasterclockfailureisre-ducedby60%.
作者:赵国锋 危瑞鹏 邢媛 徐川 张汝凤Author:ZHAOGuo-feng WEIRui-peng XINGYuan XUChuan ZHANGRu-feng
作者单位:重庆邮电大学通信与信息工程学院,重庆400065
刊名:电子学报 ISTICEIPKU
Journal:ActaElectronicaSinica
年,卷(期):2024, 52(3)
分类号:TP393
关键词:时钟同步 IEEE802.1AS协议 主时钟选取 冗余时钟 FPGA
Keywords:clocksynchronization IEEE802.1ASprotocol masterclockselection redundantclock FPGA
机标分类号:TP335+.3TN925.93TP212
在线出版日期:2024年5月16日
基金项目:基于IEEE802.1AS的多跳时钟同步算法与系统实现[
期刊论文] 电子学报--2024, 52(3)赵国锋 危瑞鹏 邢媛 徐川 张汝凤针对现有IEEE802.1AS协议中单一主时钟无法保障多跳网络下高精度同步的问题,提出一种基于多属性决策的冗余时钟同步方法.首先,基于链路拥塞程度、节点拓扑属性和时钟源质量系数对时钟属性值进行建模;其次,采用多属性决策...参考文献和引证文献
参考文献
引证文献
本文读者也读过
相似文献
相关博文
基于IEEE802.1AS的多跳时钟同步算法与系统实现 Multi-Hop Clock Synchronization Algorithm and System Implementation Based on IEEE 802.1AS
基于IEEE802.1AS的多跳时钟同步算法与系统实现.pdf
- 文件大小:
- 2.56 MB
- 下载次数:
- 60
-
高速下载
|
|