文档名:结合测试点质量的混合测试点集合约简方法
摘要:集成电路中插入测试点是芯片测试中不可或缺的环节,其方法是通过在电路上插入一定数量的测试点来提高芯片的故障覆盖率.集成电路测试是整个设计流程中不可或缺的关键步骤之一.为了进一步缩短测试时间和提高芯片良品率,越来越多的国内外学者们从事集成电路测试方法的研究.通过对插入测试点故障覆盖率的HTPI(HybridTestPointInsertion)方法深入研究,提出了结合测试点质量对测试点进行约简的RHTPI(ReductionofHybridTestPointInsertion)方法.此方法在保证故障覆盖率相等的情况下,有效提高了测试点选择的效率.从测试点覆盖率特征出发提出负质量测试点概念,依据负质量测试点对测试点集合进行约简,进而减小需要计算测试点集合的规模,有效缩短了求解时间.为避免负质量测试点删除部分具有较高覆盖率的测试点,提出了结合自适应系数的自适应负质量测试点的概念,依据自适应负质量测试点对测试点集合进行约简,进而在保证故障覆盖率相等的情况下有效提高了测试点选择效率.在标准测试用例上的实验结果表明,与HTPI方法相比,RHTPI方法计算候选测试点最小减少率为0.16%,最大减少率为44.56%,平均为24.56%,其求解效率最低提高了1.03,最高提高了2.37,平均提高了1.52,有效提高了测试点选择效率.本文给出的方法有效减少了芯片测试时间,进而缩短了芯片设计周期.
作者:欧阳丹彤 许斌 董博文 周慧思 张立明 Author:OUYANGDan-tong XUBin DONGBo-wen ZHOUHui-si ZHANGLi-ming
作者单位:吉林大学计算机科学与技术学院,吉林长春130012;符号计算与知识工程教育部重点实验室(吉林大学),吉林长春130012吉林大学软件学院,吉林长春130012吉林大学计算机科学与技术学院,吉林长春130012
刊名:电子学报 ISTICEIPKU
Journal:ActaElectronicaSinica
年,卷(期):2023, 51(6)
分类号:TP306
关键词:测试点插入 测试点 约简 电路测试 集成电路
Keywords:testpointinsertion testpoint reduction circuittest integratedcircuit
机标分类号:TP311TN407U284.48
在线出版日期:2023年9月8日
基金项目:结合测试点质量的混合测试点集合约简方法[
期刊论文] 电子学报--2023, 51(6)欧阳丹彤 许斌 董博文 周慧思 张立明集成电路中插入测试点是芯片测试中不可或缺的环节,其方法是通过在电路上插入一定数量的测试点来提高芯片的故障覆盖率.集成电路测试是整个设计流程中不可或缺的关键步骤之一.为了进一步缩短测试时间和提高芯片良品率,越...参考文献和引证文献
参考文献
引证文献
本文读者也读过
相似文献
相关博文
结合测试点质量的混合测试点集合约简方法 Hybrid Test Point Set Reduction Method Based on Test Point Quality
结合测试点质量的混合测试点集合约简方法.pdf
- 文件大小:
- 1.43 MB
- 下载次数:
- 60
-
高速下载
|